2023.02.23
能减轻读/写端口(read/write ports)的压力。
参考文献[17]是3合1的ALU,
看来是没有限制2读1写,3和1的ALU和2读1写不矛盾,
3输入可以是1立即数,2寄存器。
2023.01.10
可以融合不连续的指令,所以文章只和顺序处理器比较,说适合于提升低端处理器性能。
- 采用ICALU(Interlock Collapsing ALU)融合有依赖的alu指令对
- VLDU(Vector Load Units)融合读内存
挖掘顺序处理器中的指令并行
[10]有涉及微码设计?